电磁兼容小小家

 找回密码
 注册
查看: 6574|回复: 11

集成电路(IC)电磁兼容(EMC)设计经验要点(每日一句-3)

[复制链接]
发表于 2007-12-20 09:03:13 | 显示全部楼层 |阅读模式

老伙计,请登录,欢迎回家

您需要 登录 才可以下载或查看,没有帐号?注册

x
  <font size="5"><font color="#ff0000">电气性能受影响允许的情况下,可通过串联电阻,来降低高低电平的上跳和下跳斜率!</font><br /></font>声明:上述观点为个人建议,该观点是仅仅站在电磁兼容的角度上考虑的,谨供参考,如有异议,可随时提出置疑。
发表于 2008-12-2 15:59:46 | 显示全部楼层
利用rc滤波效应
发表于 2009-5-6 11:18:39 | 显示全部楼层
请问具体怎么做?是否可以做个图传上来。
发表于 2009-9-15 11:11:34 | 显示全部楼层
具体点的内容呢?上个图啊!
发表于 2009-12-30 13:52:42 | 显示全部楼层
原來如此,就是這樣,這樣我就了解一點設計蓋念
发表于 2010-10-20 16:14:27 | 显示全部楼层
实际上就是减少临界跳变,等于减少了高频的部分
发表于 2010-11-1 13:15:10 | 显示全部楼层
和我们老师说的一样。。。
发表于 2011-10-16 09:32:25 | 显示全部楼层
[s:10]
发表于 2011-10-28 15:14:46 | 显示全部楼层
串一个电阻再并一个电容,芯片I/O如果是输入端,就把电阻放在外边,电容靠近IC引脚,电阻几百欧就可以了
发表于 2012-1-3 10:55:36 | 显示全部楼层
[s:12]

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-4-20 19:10 , Processed in 0.099409 second(s), 20 queries .

快速回复 返回顶部 返回列表