电容在EMC中的设计
在大部分设计人员心中,电容都是从低频考虑的,自从有了EMC,才渐渐的深入研究电容了。在低频领域,他就一普通的电容。
在高频领域,他就会被等效成
ESR+ESL+ C
R L都会起到分压的作用,自然就降低了C的使用目的。
所以在EMC领域里,通常都会要求 low ESR ESL,目的也是因为这个。
在原理设计的时候,根据电容所处的位置不同,定义为旁路和去耦。
在PCB设计时,电容的位置就相当讲究了,电容是靠近需要滤波的电容,控制回路越小越好,电容两PIN的引线都要求越短越好! 还以为能吸引几个人来看看呢,结果没人来看,那人贴上PPT吧 电容的使用在端口处放置即能起到防止PCB板上的辐射通过端口传导出去,又能提高在端口外的ESD过来时抗干扰。 有胶片吗,贴出来大家一起看看 各式各样的电容器确实让人迷糊,新手上路,一片迷茫。 寫得都對,但是這也算是基本,沒看到什麼高級的知識 光看资料不行,要会运用!注意实际工作中去体会这些知识。 现在我的问题是如何使回路面积小,如何形成回路,加一组电容就多很多组回路! 你说我们设计输入输出滤波时,Y电容的接地处是应该先将所有接地点接在一起,单独形成一个地平面使其消耗好些,还是单点直接接地好些? <p>对于一信号来说,他是有种谐波成份组成。</p><p>当不主动提供回路的时候,他是会从源端到终端,再原路返回。完成大的环路。</p><p>对于一些无用信用,我们基于EMC三大要素,是不期望这样大的环路的。</p><p>我们可以做的就是减少他们的环路面积,从而达到降低E。</p><p>当然这个偏离我们讨论C 本身的特性了。</p>
页:
[1]
2